Библиографическая ссылка на патент
Pat. 10403374 United States, Int. Cl.22 G11C 5/04, G11C 7/10, G11C 16/04, G11C 16/30, G11C 16/32, H02M 3/07, G11C 16/08, G11C 16/26. Reduction of output voltage ripple in booster circuit : Appl. N 16/131770 : Filed 14.09.2018 : Pub. 03.09.2019 : / Takeshi Hioka ; Assignee Toshiba Memory Corp ; NN p. : patents.google.com : URL: https://patents.google.com/patent/US10403374/en?oq=US10403374.html (дата обращения: ДД.ММ.ГГГГ).